另外上面眾多的儀器,很多都可以實(shí)現(xiàn)多種測試,比如示波器,可以實(shí)現(xiàn)波形測試,時(shí)序測試,眼圖測試和抖動(dòng)測試等,網(wǎng)絡(luò)分析儀可以實(shí)現(xiàn)頻域阻抗測試、傳輸損耗測試等,因此靈活應(yīng)用儀器也是提高測試效率,發(fā)現(xiàn)設(shè)計(jì)中存在問題的關(guān)鍵。
信號完整性仿真
信號完整性測試是信號完整性設(shè)計(jì)的一個(gè)手段,在實(shí)際應(yīng)用中還有信號完整性仿真,這兩個(gè)手段結(jié)合在一起,為硬件開發(fā)活動(dòng)提供了強(qiáng)大的支持。
在需求分析和方案選擇階段,就可以應(yīng)用一些信號完整性測試手段和仿真手段來分析可行性,或者判斷哪種方案優(yōu)勝,比如測試一些關(guān)鍵芯片的評估板,看看信號的電平、速率等是否滿足要求,或者利用事先得到的器件模型,進(jìn)行仿真,看接口的信號傳輸距離是否滿足要求等。
在平時(shí)利用測試手段,也可以得到一些器件的模型,比如電纜的傳輸模型,這種模型可以利用在仿真中,當(dāng)這些模型積累比較多,一些部分測試,包括設(shè)計(jì)完畢后的驗(yàn)證測試,可以用仿真來替代,這對于效率提高很有好處,因?yàn)橐粋€(gè)設(shè)計(jì)中的所有的信號都完全進(jìn)行測試,是比較困難的,也是很耗費(fèi)時(shí)間的。
在設(shè)計(jì)階段,通常是使用仿真手段,對具體問題進(jìn)行分析,比如負(fù)載的個(gè)數(shù),PCB信號線的拓?fù)浣Y(jié)構(gòu),并根據(jù)仿真結(jié)果對設(shè)計(jì)進(jìn)行調(diào)整,以便將大多數(shù)的信號完整性問題解決在設(shè)計(jì)階段。
系統(tǒng)調(diào)試以及驗(yàn)證測試階段,主要是利用信號完整性測試手段,對設(shè)計(jì)進(jìn)行測試,看是否設(shè)計(jì)的要求。如果發(fā)現(xiàn)了嚴(yán)重問題,就要去解決,信號完整性的測試和仿真手段都將用來尋找問題的根源,以及尋找適合的解決方案上面。
信號完整性測試和信號完整性仿真緊密結(jié)合,這是信號完整性設(shè)計(jì)的基本要求,但是現(xiàn)在很多公司在這一塊上面都存在很多的問題,有的只有測試,有的則只依賴于仿真,當(dāng)然,這些歸根結(jié)底還是因?yàn)樨?cái)力和人力的不充足。