圖3b. 每個延遲設(shè)置上信號幅度和SFDR性能的映射結(jié)果(放大)。
針對大量原始模擬帶寬的前端設(shè)計
首先,如果應(yīng)用的關(guān)鍵目標(biāo)是處理10 GHz的帶寬,我們顯然應(yīng)考慮RF方式。請注意,ADC仍然是電壓型器件,不會考慮功率。這種情況下,"匹配"這個詞應(yīng)該謹(jǐn)慎使用。我們發(fā)現(xiàn),讓一個轉(zhuǎn)換器前端在每個頻率都與100 MSPS轉(zhuǎn)換器匹配幾乎是不可能的;高頻率帶寬的RF ADC不會有太大的不同,但挑戰(zhàn)依舊。術(shù)語"匹配"應(yīng)表示在前端設(shè)計中能產(chǎn)生最佳結(jié)果的優(yōu)化。這是一個無所不包的術(shù)語,其中,輸入阻抗、交流性能 (SNR/SFDR)、信號驅(qū)動強度或輸入驅(qū)動、帶寬以及通帶平坦度,這些指標(biāo)都能產(chǎn)生該特定應(yīng)用的最佳結(jié)果。
最終,這些參數(shù)共同定義了系統(tǒng)應(yīng)用的匹配性能。開始寬帶前端設(shè)計時,布局可能是關(guān)鍵,同時應(yīng)當(dāng)最大限度地減少器件數(shù)量,以降低兩個相鄰IC之間的損耗。為了達到最佳性能,這兩方面均非常重要。將模擬輸入網(wǎng)絡(luò)連接在一起時務(wù)必小心。走線長度以及匹配是最重要的,還應(yīng)盡量減少過孔數(shù)量,如圖4所示。

圖4. THA和ADC布局。
信號通過差分模式連接到THA輸入(我們同時是也提供單端射頻信號輸入的參考設(shè)計鏈路),形成單一前端網(wǎng)絡(luò)。為了最大限度地減少過孔數(shù)量和總長度,我們在這里特別小心,讓過孔不經(jīng)過這兩條模擬輸入路徑,并且?guī)椭窒呔€連接中的任何線腳。
最終的設(shè)計相當(dāng)簡單,只需要注意幾點,如圖5所示。所使用的0.01 F電容是寬帶類型,有助于在較寬頻率范圍內(nèi)保持阻抗平坦。典型的成品型0.1 F電容無法提供平坦的阻抗響應(yīng),通常會在通帶平坦度響應(yīng)中引起較多紋波。THA輸出端和ADC輸入端的5和10串聯(lián)電阻,有助于減少THA輸出的峰化,并最大限度地降低ADC自身內(nèi)部采樣電容網(wǎng)絡(luò)的殘余電荷注入造成的失真。然而,這些值需要謹(jǐn)慎地選擇,否則會增加信號衰減并迫使THA提高驅(qū)動強度,或者設(shè)計可能無法利用ADC的全部量程。

圖5. THA和ADC前端網(wǎng)絡(luò)及信號鏈。
最后討論差分分流端接。當(dāng)將兩個或更多轉(zhuǎn)換器連接在一起時,這點至關(guān)重要。通常,輕型負載(例如輸入端有1 k負載)有助于保持線性并牽制混響頻率。分流器的120 分流負載也有此作用,但會產(chǎn)生更多實際負載,本例中為50 ,這正是THA希望看到并進行優(yōu)化的負載。
現(xiàn)在看結(jié)果!檢查圖6中的信噪比或SNR,可以看出在15 GHz范圍上可以實現(xiàn)8位的ENOB(有效位數(shù))。這是相當(dāng)不錯的,想想對于相同性能的13 GHz示波器,您可能支付了12萬美元。當(dāng)頻率向L、S、C和X波段移動時,集成帶寬(即噪聲)和抖動限制開始變得顯著,因此我們看到性能出現(xiàn)滾降。
